周红平  (副研究员)

硕士生导师

入职时间:2013-05-13

所在单位:计算机与信息学院(人工智能学院)

办公地点:合肥工业大学翡翠湖校区科教楼C103

性别:女

学位:博士学位

在职信息:在职

毕业院校:中国科学技术大学

学科:通信与信息系统
信号与信息处理

当前位置: 中文主页 >> 教学研究 >> 授课信息

数字逻辑电路与FPGA实验

点击次数:

课程介绍:本课程是是配合《数字逻辑电路与FPGA》的课堂教学而设置的实践性教学环节。旨在让学生及时掌握和巩固所学的基础理论及设计方法,掌握数字逻辑电路设计、安装、调试的基本技能,FPGA实践部分通过数字逻辑基础型实验和数字系统的FPGA设计两部分展开。数字逻辑基础型实验主要针对数字逻辑电路的知识点在FPGA中采用Verilog语言得以实现;数字系统的FPGA设计则为综合性的数字设计。实验完成后,需撰写相应的实验报告。培养学生独立思考和实际动手的能力。为《数字逻辑与FPGA 课程设计》《毕业设计》等教学实践活动奠定基础。

授课教师:周红平

开课学年:2023-2024

开课学期:秋学期

课程号:0516233B

学分:1.0

课程类型:本科生课程

是否精品课程:

选课人数:106

课时:24.0

上一条: 雷达原理

下一条: 数字逻辑电路与FPGA