周红平  (副研究员)

硕士生导师

入职时间:2013-05-13

所在单位:信息与通信工程系

办公地点:合肥工业大学翡翠湖校区科教楼C103

性别:女

学位:博士学位

在职信息:在职

毕业院校:中国科学技术大学

学科:通信与信息系统
信号与信息处理

当前位置: 中文主页 >> 教学研究 >> 授课信息

数字逻辑电路与FPGA

点击次数:

课程介绍:本课程是电子信息类专业主干必修课,主要介绍基本数字集成电路的工作原理和主要电气特性,逻辑代数基础,组合逻辑电路和时序逻辑电路的分析与设计方法。介绍脉冲波形的产生、变换电路。FPGA的结构原理、硬件资源和配置方法;Verilog HDL语言的基本语法和设计举例;Quartus II软件的安装、设计和仿真;Verilog语言设计组合逻辑和时序逻辑电路;Verilog语言的高级设计与综合技术;可编程片上系统SOPC设计;FPGA综合设计实例。通过课程的学习,培养学生掌握数字电路常用器件的基本功能及使用方法,掌握以逻辑代数为工具,对组合逻辑电路、时序逻辑电路的基本单元电路进行逻辑分析与设计的方法,掌握现代数字电路的设计方法。

上课时间:2023-11-28:翠七教206;2023-12-01:翠五教108;2023-12-05:翠七教206;2023-12-08:翠五教108;2023-12-12:翠七教206;2023-12-15:翠五教108

授课教师:周红平

开课学年:2023-2024

开课学期:秋学期

课程号:0515032B

学分:4.0

课程类型:本科生课程

是否精品课程:

选课人数:109

课时:64.0

上一条: 数字逻辑电路与FPGA实验

下一条: 数字逻辑电路与FPGA