王昱洁  (副教授)

硕士生导师

出生日期:1980-09-26

入职时间:2005-06-30

所在单位:信息与通信工程系

学历:博士研究生毕业

性别:女

学位:工学博士学位

在职信息:不在岗

毕业院校:中国科学技术大学

学科:信号与信息处理

当前位置: 中文主页 >> 教学研究 >> 授课信息

数字逻辑与FPGA

点击次数:

课程介绍:本课程详细论述数字逻辑电路的基本知识和基本工作原理与特性,重点介绍了卡诺图化简,组合逻辑电路,时序逻辑电路,可编程逻辑器件和硬件描述语言verilog。通过学习和实验可以使学生对数字逻辑电路有一个完整的、系统的认识,熟悉并掌握FPGA的基本理论与设计方法。该课程主要内容包括:数制及转换,逻辑代数的公式、定理,逻辑函数的化简方法。半导体二极管、三极管、MOS管的开关特性。CMOS、TTL集成逻辑门。组合逻辑电路的基本分析和设计方法。加法器、比较器、编码器和译码器,数据选择器和分配器。基本、同步、主从、边沿触发器、触发器功能分类及转换。时序电路的基本分析和设计方法。计数器、寄存器、序列脉冲发生器。FPGA结构和硬件描述语言Verilog。

授课教师:王昱洁

开课学年:2016-2017

开课学期:秋学期

课程号:0554122B

学分:3.0

课程类型:本科生课程

是否精品课程:

选课人数:51

课时:48.0

上一条: 数字逻辑电路A

下一条: 数字逻辑电路课程设计